演化硬件在容错设计中的应用

作者:王国庆; 张剑炜; 赵强; 原亮

摘要:本文针对使用全等功能三模块冗余(TMR)技术实现容错设计问题,阐述了通过基于FPGA的演化电路设计,将演化硬件技术与容错技术结合,实现具有自重配、自恢复能力的容错表决机制的设计实现方法.

分类:
  • 期刊
  • >
  • 自然科学与工程技术
  • >
  • 工程科技II
  • >
  • 综合科技B类综合
收录:
  • 万方收录(中)
  • 维普收录(中)
  • Pж(AJ) 文摘杂志(俄)
  • 国家图书馆馆藏
  • 知网收录(中)
  • 上海图书馆馆藏
  • EI 工程索引(美)
  • 统计源期刊(中国科技论文优秀期刊)
  • SA 科学文摘(英)
关键词:
  • 演化硬件
  • ehw
  • 容错
  • 三模冗余
  • 表决
  • fpga

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

期刊名称:测试技术学报

期刊级别:统计源期刊

期刊人气:3884

杂志介绍:
主管单位:山西省教育厅
主办单位:中北大学
出版地方:山西
快捷分类:工业
国际刊号:1671-7449
国内刊号:14-1301/TP
邮发代号:22-14
创刊时间:1986
发行周期:双月刊
期刊开本:A4
下单时间:1-3个月
复合影响因子:0.37
综合影响因子:0.379