摘要:为了满足对高速串行数据长时间实时显示存储的要求,提出了一种采用FPGA+ARM作为主控制器结合大容量Flash缓冲的设计方案;系统前端采用FPGA串并转换并控制Flash进行数据采集,后端采用ARM进行实时显示存储;该系统采集速率高,能够采集高达8.45Mbps的输入数据,存储容量可扩;系统是针对两路输入速度高达460800 bps的串行数据而设计的,经测试验证,数据存储可靠稳定,可广泛应用于飞行装置上.
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社
相关期刊
相关论文
期刊名称:计算机测量与控制
期刊级别:统计源期刊
期刊人气:11074