一种读写分离结构的SRAM译码器设计

作者:李山山; 乔树山; 李智

摘要:基于40nm超低电压标准(40ULP)CMOS工艺,设计了一种读写分离的SRAM译码器电路结构,得到了具有更小的版图面积和功耗的新型SRAM电路,同时结合读写辅助电路改善了因工艺节点减小产生的数据存储不稳定问题。通过在0.9V工作电压、200MHz工作频率下对SRAM6T结构存储单元进行测试。与使用传统译码器SRAM相比,写周期内动态功耗减小约29.17%,译码器版图面积减小约59.9%。实验结果表明:本结构在保证读写稳定性的基础上不仅提高了存储器的性能,并且减小了面积。

分类:
  • 期刊
  • >
  • 自然科学与工程技术
  • >
  • 工程科技II
  • >
  • 电力工业
收录:
  • 知网收录(中)
  • 万方收录(中)
  • 上海图书馆馆藏
  • 维普收录(中)
  • 国家图书馆馆藏
  • 统计源期刊(中国科技论文优秀期刊)
关键词:
  • 关动态功耗
  • 版图面积
  • sram
  • 辅助电路

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

期刊名称:电子设计工程

期刊级别:统计源期刊

期刊人气:14246

杂志介绍:
主管单位:陕西省科学技术协会
主办单位:陕西科技报社
出版地方:陕西
快捷分类:机械
国际刊号:1674-6236
国内刊号:61-1477/TN
邮发代号:5-142
创刊时间:1994
发行周期:半月刊
期刊开本:A4
下单时间:1-3个月
复合影响因子:0.91
综合影响因子:1.1