一种高速的全差分等占空比分频器设计

作者:王晶楠; 赵宏亮; 李威

摘要:以提高延迟锁定环(Delay Locked Loop,DLL)输出系统时钟的灵活性为目标,提出了一种应用于高速DLL的可配置全差分等占空比整数半整数分频器。基于周期插入的思想,采用差分时钟信号周期插入及脉冲展宽的方法,设计了一种互锁的差分电路结构。相比于传统方法,具有工作频率高、抗干扰性好、可实现等占空比等优点。基于GF28nm标准CMOS工艺,采用全定制设计方法实现。仿真结果表明,在1.0V标准电源电压下,其最高工作时钟频率可达到1.2GHz,可实现1.5至16共22种分频比,版图面积为(21×38)μm2,整体模块功耗仅为0.776mW。

分类:
  • 期刊
  • >
  • 自然科学与工程技术
  • >
  • 工程科技II
  • >
  • 电力工业
收录:
  • 知网收录(中)
  • 万方收录(中)
  • 上海图书馆馆藏
  • 维普收录(中)
  • 国家图书馆馆藏
  • 统计源期刊(中国科技论文优秀期刊)
关键词:
  • 延迟锁定环
  • 周期插入
  • 等占空比
  • 分频器

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

期刊名称:电子设计工程

期刊级别:统计源期刊

期刊人气:14265

杂志介绍:
主管单位:陕西省科学技术协会
主办单位:陕西科技报社
出版地方:陕西
快捷分类:机械
国际刊号:1674-6236
国内刊号:61-1477/TN
邮发代号:5-142
创刊时间:1994
发行周期:半月刊
期刊开本:A4
下单时间:1-3个月
复合影响因子:0.91
综合影响因子:1.1